CLIP入门指南-第四部分:在CLIP和VI间传递数据
- 更新时间2025-05-20
- 阅读时长2分钟
在FPGA VI中使用FPGA I/O节点在组件级IP(CLIP)和VI间传递数据。
按照下列步骤使用FPGA I/O节点访问CLIP I/O。
- 在Demo CLIP.lvproj中,右键单击FPGA终端,从快捷菜单中选择新建»VI,新建一个FPGA VI。
- 添加平铺式顺序结构至FPGA VI。
- 拖曳项目的PortA I/O项至“平铺式顺序结构”内部。
- 右键单击Adder CLIP/Port A输入端,从快捷菜单中选择创建»常量,输入常量值5,命名常量标签为偏移量。
- 右键单击“平铺式顺序结构”,从快捷菜单中选择在后面添加帧。
- 拖曳项目的PortB I/O项至“平铺式顺序结构”的空白帧的内部。
- 右键单击FPGA I/O节点的Adder CLIP/Port B输入端,从快捷菜单选择创建»输入控件,命名控件标签为位置。
- 展开FPGA I/O节点,添加AdderOut。
- 右键单击Adder CLIP/AdderOut输出端,从快捷菜单中选择创建»显示控件,命名控件标签为位置 + 偏移量。
- 在While循环中包含FPGA I/O节点,如下列程序框图所示:
程序框图将常量(偏移量值)写入PortA输入端。在While循环中,FPGA I/O节点为位置添加偏移量,以创建新的位置值。
| 上一节:CLIP入门指南-第三部分:添加CLIP至项目 |