Divise tableau à l'indice et renvoie les deux parties, le deuxième sous-tableau commençant par l'élément à l'indice.

Le connecteur affiche les types de données par défaut.


icon

Entrées/Sorties

  • c1ddbl.png tableau

    tableau peut être un tableau 1D de n'importe quel type.

  • ci32.png indice

    indice doit être numérique. Si indice est négatif 0, premier sous-tableau est vide.

    If indice is equal to or greater than the size of tableau, deuxième sous-tableau is empty.
  • i1duvoid.png premier sous-tableau

    premier sous-tableau contient tableau[0] à tableau[indice-1].

  • i1duvoid.png deuxième sous-tableau

    deuxième sous-tableau contient les éléments de tableau qui ne sont pas déjà contenus dans premier sous-tableau.

  • Si le tableau en entrée est vide, les deux tableaux en sortie sont vides. Cette fonction ne génère pas d'erreur si vous passez un tableau vide.

    Détails du module FPGA

    Les détails suivants s'appliquent lorsque vous utilisez cet objet dans un VI FPGA.

    Remarque Les détails suivants sont susceptibles de changer avec chaque version du LabVIEW FPGA Module .
    Boucle cadencée à un cycle Supportée.
    Utilisation LabVIEW FPGA Module ne supporte que les tableaux à une dimension qui se résolvent à une seule taille à la compilation. L'entrée indice doit être constante pour que LabVIEW puisse déterminer la taille du tableau en sortie. Vous pouvez câbler directement des valeurs constantes à cette fonction ou vous fier à la propagation des valeurs par réduction des constantes.
    Cadencement Cette fonction ne requiert aucun cycle d'horloge pour s'exécuter car elle n'inclut pas de registre interne.
    Ressources Cette fonction ne consomme pas de ressources FPGA car c'est uniquement une opération de câblage.