고정 소수점으로 함수
- 업데이트 날짜:2025-07-30
- 3분 (읽기 시간)
복소수가 아닌 모든 숫자를 고정 소수점 형으로 변환합니다.
고정 소수점 입력 또는 이 함수의 출력 셋팅 설정에 값을 연결하지 않는 경우, 고정 소수점 출력의 데이터 타입은 사용자가 숫자 입력에 연결한 데이터에 맞춰집니다. 예를 들어 8비트 부호없는 정수를 숫자 입력에 연결하는 경우, LabVIEW는 8 정수 비트를 가진 8비트 부호없는 고정 소수점 수를 반환합니다. 오버플로우가 발생하는 경우, 이 함수는 기본으로 임계값을 사용합니다.

입력/출력
고정 소수점 타입
—
숫자
—
숫자는 복소수가 아닌 모든 숫자가 될 수 있습니다.
고정 소수점
—
고정 소수점은 요청된 고정 소수점 데이터 타입에 맞게 변환된 입력 데이터입니다. |
이 함수의 기본 동작을 덮어쓰려면, 함수에서 마우스 오른쪽 버튼을 클릭하고 바로 가기 메뉴에서 프로퍼티를 선택하여 프로퍼티 대화 상자의 출력 설정 페이지를 디스플레이합니다. 이 대화 상자를 사용하여 이 함수의 출력 셋팅을 설정할 수 있습니다.
FPGA 모듈 세부사항
다음 세부사항은 FPGA VI에서 이 객체를 사용할 때 적용됩니다.
| Single-Cycle Timed 루프 | 고정 소수점 및 정수 입력에서만 지원됩니다. |
| Usage | 이 함수는 배열 입력을 지원하지 않습니다. 그러나 다음 기준을 충족하는 경우 배열 데이터를 이 함수에 원소별로 전달할 수 있습니다: |
| 타이밍 | 이 함수는랩오버플로우 모드와반올림모드를 선택하는 경우 고정 소수점 및 정수 입력에 대해 클럭 사이클을 필요로 하지 않습니다. 기타오버플로우 및 반올림 모드는 타이밍에 영향을 미칠 수 있습니다. 이 함수는 단정도 부동소수 입력에 대해 여러 사이클을 실행해야 합니다. |
| 리소스 | 이 함수는랩오버플로우 모드와반올림모드를 선택하는 경우 고정 소수점 및 정수 입력에 대해 FPGA 리소스를 사용하지 않습니다. 기타오버플로우 및 반올림 모드는 리소스에 영향을 미칠 수 있습니다. 이 함수는 유효 숫자를 적절한 출력 타입으로 스케일하기 위해 입력 타입이 단정도 부동소수일 때 상당한 FPGA 리소스를 소비합니다. |
| 노트 | 다음을 사용할 수도 있습니다.[높은 처리량을 고정 소수점으로] 함수를 FPGA 타겟에서 고정 소수점 수학 및 분석을 수행 합니다. |
고정 소수점 타입
—
고정 소수점
—