역수 함수
- 업데이트 날짜:2025-07-30
- 2분 (읽기 시간)
1을 입력값으로 나눕니다.
커넥터 팬은 이 다형성 함수의 기본 데이터 타입을 디스플레이합니다.

입력/출력
x
—
x는 스칼라 숫자, 숫자의 배열 또는 클러스터, 숫자 클러스터의 배열 등이 될 수 있습니다.
1/x
—
1/x는 x가 0인 경우 무한대입니다. x가 정수인 경우, 1/x는 배정도 부동소수입니다. |
고정 소수점 세부사항
고정 소수점 값을 이 함수에 연결하는 경우, LabVIEW는 기본으로 역수의 정수배 워드 길이를 설정하여 오버플로우를 방지합니다. 그러나 역수의 정밀도가 무한할 수 있으므로 반올림 조건은 언제나 발생합니다. 숫자형 노드 프로퍼티 대화 상자를 사용하여 고정 소수점 데이터의 반올림을 LabVIEW가 어떻게 처리할지 설정합니다. 이 함수는 언제나 임계값 사용 오버플로우 모드를 사용하여 오버플로우를 처리합니다.
FPGA 모듈 세부사항
다음 세부사항은 FPGA VI에서 이 객체를 사용할 때 적용됩니다.
노트 다음 세부사항은 각 LabVIEW FPGA Module 버전에 따라 변경될 수 있습니다.
| Single-Cycle Timed 루프 | 지원되지 않습니다. |
| Usage | 이 함수를 단정도 부동소수 데이터 타입과 함께 사용하는 경우,단정도 부동소수 데이터 타입 사용하기 FPGA 설계에서 사용할 데이터 타입 결정하기에서는 리소스 사용, 지연 시간 및 단일 사이클 Timed 루프 지원의 의미에 대해 설명합니다. |
| 타이밍 | 이 함수는 일반적으로1/x의 비트 개수에 비례하는 클럭 사이클을 필요로 합니다. 이 함수를 고정 소수점 데이터 타입과 함께 사용하고반올림을 선택하는 경우반올림 모드인 경우, 함수는 다른 두 개의 반올림 모드보다 하나의 클럭 사이클을 더 필요로 합니다. |
| 리소스 | FPGA에서 나누기는 비용이 많이 드는 작업입니다. 일반적으로 함수는x및1/x의 비트 수에 비례하는 FPGA 리소스를 필요로 합니다. 이 함수를 고정 소수점 데이터 타입과 함께 사용하면반올림 모드는 리소스에 영향을 미칠 수 있습니다. |
| 노트 | 다음을 사용할 수도 있습니다.[높은 처리량 역수]함수 FPGA 타겟에서 고정 소수점 수학 및 분석을 수행 합니다. |
예제
LabVIEW 포함되는 다음 예제 파일을 참조하십시오.
- labview\examples\Numerics\Numeric Functions.vi
x
—
1/x
—