FPGA VIを停止、中断、リセットする
- 更新日2025-03-06
- 2分で読める
ホストVIからの操作で停止し、再度実行するFPGA VIを作成する場合、ナショナルインスツルメンツでは、FPGA VIで特定の値に制御器を設定することにより実行を停止できるFPGA VIを設計することを推奨します。このような設計方法では、FPGA VIが停止する方法、そしてFPGA VIが停止した際にFPGAターゲットの出力値を制御することが可能です。適切なFPGA VI制御器を作成することによって、ホストVIからの操作でFPGA VIを停止できます。その後、「メソッドをインボーク」関数の実行メソッドを使用して、FPGA VIを実行できます。FPGAターゲットの出力を制御する必要がない場合、「メソッドをインボーク」関数でリセットメソッドを使用し、FPGA VIを中断してデフォルト状態に復元します。
FPGA VIで停止動作を設計に組み込まない場合は、リセットメソッドまたは中断メソッドを使用してホストVIからFPGA VIをリセットまたは中断できます。中断メソッドは、FPGA VIをデフォルトの状態にリセットしません。これは、ホストVIから実行メソッドを今後実行する際のFPGA VIの動作に影響を与える可能性があります。