FPGAデスクトップ実行ノードでデバッグする
- 更新日2025-03-06
- 2分で読める
FPGAデスクトップ実行ノードを使用して、開発したIPを含む個々のループをテストするか、異なるクロックレートで並行に実行されている、複数のループを持つFPGAアプリケーション全体をテストします。FPGAデスクトップ実行ノードでは、FPGA VIがシミュレーションモードで実行されるので、I/Oやメモリ項目などのターゲットリソースが含まれるFPGA VIのテストを開発することができます。
メモ 連続的にコードのシミュレーションを続ける場合は、LabVIEW FPGAコードをWhileループの内側に配置する必要があります。
以下の手順に従って、FPGAデスクトップ実行ノードを使用してFPGA VIをデバッグします。
- プロジェクトエクスプローラウィンドウでFPGAターゲットを右クリックしてプロパティを選択し、FPGAターゲットプロパティダイアログボックスを表示します。 メモ FPGAターゲットを右クリックして、実行モードを選択→シミュレーション (シミュレーションI/O) を選択することもできます。
- 実行モードページで、シミュレーションを選択します。
- プルダウンメニューから、シミュレーションI/Oを使用を選択します。
- ホストVIから、FPGAデスクトップ実行ノードをブロックダイアグラムに追加します。
- FPGAデスクトップ実行ノードを構成します。LabVIEWは指定したFPGAリソースにブロックダイアグラム入力または出力を作成します。デバッグするリソースを選択します。
- OKをクリックしてFPGAデスクトップ実行ノードの構成を終了します。
- VIを実行します。LabVIEWの標準デバッグツールを使用して、FPGAデスクトップ実行ノードが返すシミュレーションデータを解析できるようになりました。