缩放下载PDF选定部分选定部分和子部分整个手册更新时间2025-01-28阅读时长2分钟LabVIEW FPGA模块API参考LabVIEW G 缩放VI用于转换用于循环定时器Express VI的时钟和采样率,以重配置FPGA数学与分析VI的输入设置和后处理数据。 采样率至循环时间转换使所需采样率转换为循环定时器 Express VI的计数,同时计算其它缩放VI可使用的采样率。归一化信号生成参数将频率、相位和占空比参数转换为归一化至时钟频率的定点单位。主机VI中的归一化信号生成参数VI可用于转换以下FPGA VI的值:正弦波发生器和方波发生器。Butterworth系数生成Butterworth滤波器Express VI的滤波器系数。在主控VI中使用该VI。陷波系数生成陷波滤波器Express VI的滤波器系数。缩放周期按照指定的采样率,将模拟周期测量Express VI的周期输出(以采样为单位)转换为以秒为单位的周期输出。该VI还可使用相同的采样率,返回测量的频率,以赫兹为单位。在主控VI中使用缩放周期VI。FFT至谱转换将快速傅立叶变换(FFT) Express VI的输出转换为功率谱和幅值谱。该谱值为单边换算值。传递函数系数浮点至定点转换将转换函数系统模型从浮点转化为定点表示法。通过将值输入FP转换函数模型控件或使用LabVIEW Control Design & Simulation模块包含的VI可获取该模型。转换PID增益将学术、并行或串行形式的PID增益转换为PID VI预期的归一化并行式。上级主题: FPGA接口
缩放VI用于转换用于循环定时器Express VI的时钟和采样率,以重配置FPGA数学与分析VI的输入设置和后处理数据。 采样率至循环时间转换使所需采样率转换为循环定时器 Express VI的计数,同时计算其它缩放VI可使用的采样率。归一化信号生成参数将频率、相位和占空比参数转换为归一化至时钟频率的定点单位。主机VI中的归一化信号生成参数VI可用于转换以下FPGA VI的值:正弦波发生器和方波发生器。Butterworth系数生成Butterworth滤波器Express VI的滤波器系数。在主控VI中使用该VI。陷波系数生成陷波滤波器Express VI的滤波器系数。缩放周期按照指定的采样率,将模拟周期测量Express VI的周期输出(以采样为单位)转换为以秒为单位的周期输出。该VI还可使用相同的采样率,返回测量的频率,以赫兹为单位。在主控VI中使用缩放周期VI。FFT至谱转换将快速傅立叶变换(FFT) Express VI的输出转换为功率谱和幅值谱。该谱值为单边换算值。传递函数系数浮点至定点转换将转换函数系统模型从浮点转化为定点表示法。通过将值输入FP转换函数模型控件或使用LabVIEW Control Design & Simulation模块包含的VI可获取该模型。转换PID增益将学术、并行或串行形式的PID增益转换为PID VI预期的归一化并行式。上级主题: FPGA接口
缩放VI用于转换用于循环定时器Express VI的时钟和采样率,以重配置FPGA数学与分析VI的输入设置和后处理数据。 采样率至循环时间转换使所需采样率转换为循环定时器 Express VI的计数,同时计算其它缩放VI可使用的采样率。归一化信号生成参数将频率、相位和占空比参数转换为归一化至时钟频率的定点单位。主机VI中的归一化信号生成参数VI可用于转换以下FPGA VI的值:正弦波发生器和方波发生器。Butterworth系数生成Butterworth滤波器Express VI的滤波器系数。在主控VI中使用该VI。陷波系数生成陷波滤波器Express VI的滤波器系数。缩放周期按照指定的采样率,将模拟周期测量Express VI的周期输出(以采样为单位)转换为以秒为单位的周期输出。该VI还可使用相同的采样率,返回测量的频率,以赫兹为单位。在主控VI中使用缩放周期VI。FFT至谱转换将快速傅立叶变换(FFT) Express VI的输出转换为功率谱和幅值谱。该谱值为单边换算值。传递函数系数浮点至定点转换将转换函数系统模型从浮点转化为定点表示法。通过将值输入FP转换函数模型控件或使用LabVIEW Control Design & Simulation模块包含的VI可获取该模型。转换PID增益将学术、并行或串行形式的PID增益转换为PID VI预期的归一化并行式。上级主题: FPGA接口