PID输出率限制器
- 更新时间2025-07-30
- 阅读时长2分钟
限制PID控制器输出变化率。使该VI紧随控制应用的PID VI之后。单控制循环可通过该VI的DBL实例实现。并行多循环控制可通过DBL数组实例实现。

该多态VI的DBL数组实例可用于多环PID控制应用。本例中输入(控制器输出)的长度确定输出数组的长度。其他输入数组的长度无需与输入(控制器输出)相同。该VI按如下方式将其他输入数组重新调整为输入(控制器输出)的长度:
- 如输入数组大于输入(控制器输出),则将输入数组截断为输入(控制器输出)的长度。不使用数组中的其他值。
- 如输入数组小于输入(控制器输出),则一直重复输入数组的最后一个值,直至与输入(控制器输出)的大小匹配。
这样,每个输出计算中必须使用的输入值无需在传递至该VI的数组中重复指定。相反,数组可仅包含一个用于输出计算的值。
范例
请参考LabVIEW附带的下列范例文件。
- labview\examples\control\PID\PID with Noise Plant.vi