Effectue une rotation d'un bit vers la gauche de chaque bit contenu dans l'entrée valeur (du bit de poids faible à celui de poids fort), insère une retenue dans le bit de poids faible et renvoie le bit de poids fort.

Le connecteur affiche les types de données par défaut de cette fonction polymorphe.


icon

Entrées/Sorties

  • cbool.png retenue

    retenue correspond au nouveau bit de poids faible de la valeur d'entrée.

  • ci32.png valeur

    valeur doit être un entier. Ce ne peut être ni un tableau ni un cluster.

  • ibool.png retenue de sortie - bit de poids fort

    retenue de sortie - bit de poids fort correspond à l'ancien bit de poids fort de valeur.

  • ii32.png valeur

    valeur est la nouvelle valeur.

    The data type of the output valeur is determined by the data type of the input valeur.
  • Détails du module FPGA

    Les détails suivants s'appliquent lorsque vous utilisez cet objet dans un VI FPGA.

    Remarque Les détails suivants sont susceptibles de changer avec chaque version du LabVIEW FPGA Module .
    Boucle cadencée à un cycle Supportée.
    Utilisation Vous ne pouvez pas câbler une entrée tableau ou cluster à cette fonction dans une boucle cadencée à un cycle.
    Cadencement Cette fonction ne requiert aucun cycle d'horloge pour s'exécuter car elle n'inclut pas de registre interne.
    Ressources Cette fonction ne consomme pas de ressources FPGA car c'est uniquement une opération de câblage.