Variable locale
- Mise à jour2025-07-30
- Temps de lecture : 2 minute(s)
Utilisez des variables locales pour lire ou écrire dans une des commandes ou un des indicateurs de la face-avant d'un VI.
Lorsque vous créez une variable locale, une icône de variable locale représentant l'objet s'affiche sur le diagramme. Écrire dans une variable locale revient à transmettre des données à un autre terminal. Cependant, vous pouvez écrire à une variable locale même si c'est une commande et lire une variable locale même si c'est un indicateur. En effet, avec une variable locale, vous pouvez accéder à des objets de la face-avant à la fois comme entrée et comme sortie.

Entrées/Sorties
—
|
Détails du module FPGA
Les détails suivants s'appliquent lorsque vous utilisez cet objet dans un VI FPGA.
Remarque Les détails suivants sont susceptibles de changer avec chaque version du LabVIEW FPGA Module .
| Boucle cadencée à un cycle | Supportée. |
| Utilisation | Les variables globales utilisent moins d'espace sur le FPGA que les variables locales, ce qui en fait un meilleur choix pour les données que vous n'avez pas besoin de transférer vers un VI hôte. |
| Cadencement | Une variable locale prend au moins un cycle d'horloge, alors qu'un fil de liaison ne prend aucun cycle d'horloge. Pour une efficacité maximale, évitez d'utiliser une variable alors qu'un fil de liaison suffirait. |
| Ressources | Une variable locale consomme des ressources FPGA proportionnellement à la largeur du type de données, plus une surcharge supplémentaire pour faciliter la communication avec un VI hôte. Envisagez de limiter les objets de la face-avant, y compris ceux utilisés comme variables locales, pour optimiser le VI FPGA. |
—