输入值向最近的最小整数取整。

例如,如输入为3.8,则结果为3。如输入为-3.8,则结果为-4。连线板显示该多态函数的默认数据类型。


icon

输入/输出

  • cdbl.png x

    x可以是标量数值、数值数组或簇、数值簇组成的数组等多种数据类型。

  • idbl.png floor(x): 最大整数 <= x

    floor(x):最大整数 ≤ x是最接近x的最小整数。如输入值时间标识,函数可取整至上一秒。

    When x is of the form x = a + bi, that is, when x is complex, the function returns a complex number defined by the next lowest integers to the real and imaginary parts of x. The following equation defines floor(x): 最大整数 ≤ x: floor(x) = floor(a) + i floor(b)
  • FPGA模块详细信息

    下列信息适用于在FPGA VI中使用上述对象。

    注: 下列信息可能因LabVIEW FPGA模块的不同版本而有所不同。
    单周期定时循环 支持。
    Usage 该函数不支持单精度浮点型数据。
    定时

    在单周期定时循环内-在单周期定时循环内使用函数时,组合逻辑延时与x的位数成比例。

    在单周期定时循环外-在单周期定时循环外使用函数时,每个函数使用一个时钟周期和一个寄存器。

    溢出和取整模式可能影响定时。

    资源 函数占用的FPGA资源与x的位数成比例。溢出和取整模式可能影响资源。