布尔值至(0,1)转换函数
- 更新时间2025-07-30
- 阅读时长2分钟
使布尔值FALSE或TRUE分别转换为十六位整数0或1。

输入/输出
布尔
—
布尔可以是标量数值、由布尔值组成的数组、簇或以布尔簇为元素的数组等。如果布尔为错误簇,只有错误簇的状态参数传输至输入接线端。
0, 1
—
0, 1如布尔的值为FALSE,则值为0,如布尔的值为TRUE,则值为1。 |
FPGA模块详细信息
下列信息适用于在FPGA VI中使用上述对象。
注: 下列信息可能因LabVIEW FPGA模块的不同版本而有所不同。
| 单周期定时循环 | 支持。 |
| Usage | 如使用带有单精度浮点型数据类型的函数,关于资源使用、延时和单周期定时循环支持的信息,见使用单精度浮点型数据类型和判定在FPGA设计中使用何种数据类型。 |
| 定时 | 转换函数不需要用于执行的时钟周期,因为函数不包含内部寄存器。如果配合使用转换函数和定点数据类型,溢出和取整模式可能影响定时。 |
| 资源 | 转换函数不占用FPGA资源,因为仅执行连线操作。如果配合使用转换函数和定点数据类型,溢出和取整模式可能影响资源的使用。 |
布尔
—
0, 1
—