Teilt das Array am Index und gibt die zwei Teile am Element von Index am Beginn von Zweites Teil-Array aus.

Das Anschlussfeld zeigt die Standarddatentypen an.


icon

Ein-/Ausgänge

  • c1ddbl.png Array

    Das Array kann ein 1D-Array jedes beliebigen Datentyps sein.

  • ci32.png Index

    Index muss numerisch sein. Wenn Index negativ oder 0 ist, dann ist Erstes Teil-Array leer.

    If Index is equal to or greater than the size of Array, Zweites Teil-Array is empty.
  • i1duvoid.png Erstes Teil-Array

    Erstes Teil-Array enthält Array[0] bis Array[Index-1].

  • i1duvoid.png Zweites Teil-Array

    Zweites Teil-Array enthält die verbliebenen Array-Elemente, die nicht in Erstes Teil-Array enthalten sind.

  • Wenn das Eingangs-Array leer ist, sind auch beide Ausgangs-Arrays leer. Wenn am Eingang der Funktion ein leeres Array anliegt, gibt die Funktion keinen Fehler aus.

    Details zum FPGA-Modul

    Die folgenden Details gelten, wenn Sie dieses Objekt in einem FPGA-VI verwenden.

    Hinweis Die folgenden Details können sich mit jeder Version des LabVIEW FPGA Modules ändern.
    SCTL (Single-Cycle Timed Loop) Unterstützt.
    Verwendung Das LabVIEW FPGA Module unterstützt nur eindimensionale Arrays, die sich während der Kompilierung auf eine Größe auflösen. Der Eingang Index muss konstant sein, damit LabVIEW die Größe des Ausgangs-Arrays bestimmen kann. Sie können entweder konstante Werte direkt mit dieser Funktion verbinden oder sich auf die Weiterleitung von Werten durch konstante Faltung verlassen.
    Timing Diese Funktion erfordert keine Taktperioden, da sie kein internes Register enthält.
    Ressourcen Diese Funktion beansprucht keine FPGA-Ressourcen, da es sich um eine reine Verbindungsoperation handelt.