From Friday, April 19th (11:00 PM CDT) through Saturday, April 20th (2:00 PM CDT), 2024, ni.com will undergo system upgrades that may result in temporary service interruption.

We appreciate your patience as we improve our online experience.



6602デバイスを使用したバッファカウントの際のゲートに入力する周波数の最大値はいくつですか?



ハードウェア: Counter/Timers (TIO)>>Devices>>PCI-6602

問題: PCI-6602やPXI-6602を使用したバッファカウントの際のゲートに入力する周波数の最大値はいくつですか?また、この最大値はどのような要因によって制限されますか?

解決策: ゲートへの最大周波数を制限する要因は以下の3つです:

ハードウェアによる制限:6601/6602 Users Manual(下記リンク参照)のB-2ページに記載がありますように、ゲート信号は最小で5nsのソースパルスを必要とします。

ソースタイムベースによる制限:ゲート信号は少なくとも 1÷(ソース周波数) のパルス幅を持つ必要があります。例えば、ソースとして80MHzのタイムベースを使用した場合、カウントレジストのためにゲートへのパルス幅は12.5nsよりも大きい必要があります。

PCIバスによる制限:6601/6602 Users Manual(下記リンク参照)のB-2ページに記載がありますように、バッファ測定の際のカウンタのゲートへ使用されるパルスは、660xデバイスからPCのメモリへデータ転送速度が可能な範囲によって最小の周期が決められます。

以下の数値は128MB-RAMとAthlon 700のスペックを持ったGatewayを用いてPCI-6602の一つのカウンタを動作させた際の値です。
使用するカウンタの数はこれらの値に影響を及ぼします。

有限バッファ

周期測定:7.25 MHz
パルス幅測定:7.25 MHz
半周期測定:3.35 MHz

連続バッファ

周期測定:250kHz
パルス幅測定:250kHz
半周期測定:140kHz

関連リンク: 6601/6602 User Manual

添付:





報告日時: 08/01/2000
最終更新日: 12/20/2004
ドキュメントID: 2007H8PQ